Semidynamics ofrece IP de IA todo en uno para facilitar el diseño de chips de IA
[ad_1]
El espacio del diseño de chips de IA está lleno de actores, desde gigantes de la industria como Nvidia hasta empresas emergentes más pequeñas y menos conocidas de todo el mundo. Una de esas startups es Semidynamics, una empresa europea especializada en tecnologías de IA centrales RISC-V personalizadas.
Recientemente, Semidynamics anunció su nueva solución AI IP todo en uno para el diseño de chips AI. Echemos un vistazo a la nueva oferta de la compañía y su tecnología subyacente Gazzillion Misses.
Semidynamic incluye AI Essentials en un solo paquete
Además de la CPU del sistema, las arquitecturas de chips de IA tradicionalmente se basan en múltiples bloques de IP, como GPU y NPU, cada uno de los cuales tiene funciones específicas para satisfacer las crecientes demandas informáticas de las aplicaciones de IA. Sin embargo, este enfoque introduce ineficiencias significativas: alta latencia en la transferencia de datos entre bloques, programación compleja con diferentes conjuntos de instrucciones y cadenas de herramientas, y riesgos de obsolescencia a medida que los algoritmos de IA evolucionan rápidamente.
Se distribuyen las arquitecturas tradicionales de AI SoC.
La IP de IA todo en uno de Semidynamics contrasta este enfoque al integrar RISC-V, Vector, Tensor y la tecnología patentada Gazzillion Misses en un único elemento de procesamiento unificado. Esta IP elimina la necesidad de múltiples proveedores de IP y cadenas de herramientas, simplificando así la programación en un único conjunto de instrucciones y entorno de desarrollo RISC-V. La configuración de Semidynamics también optimiza el procesamiento de datos con mínimas pérdidas de caché y sin latencia de comunicación entre las unidades de procesamiento. La compañía afirma que su arquitectura unificada optimiza la potencia, la potencia y el área (PPA) al tiempo que mejora significativamente la adaptabilidad del chip a los nuevos algoritmos de IA.
La IP AI todo en uno combina CPU, GPU y NPU en un solo subsistema.
La IP de IA todo en uno es adaptable y escalable para satisfacer las necesidades dinámicas de las aplicaciones de IA, desde requisitos informáticos modestos hasta extremadamente altos, sin riesgo de obsolescencia. Este enfoque tiene el potencial de democratizar el acceso a potentes chips de IA y dar cabida a algoritmos de IA actuales y aún por desarrollar.
Tecnología Gazzillion Misses de Semidynamics
Si bien muchos diseñadores podrían esperar CPU, GPU y NPU en una discusión sobre hardware de IA, Semidynamics afirma que su tecnología única Gazzillion Misses lo distingue del resto.
Los procesadores tradicionales a veces pueden experimentar una pérdida de caché, donde la CPU no puede encontrar los datos que necesita en el caché y tiene que recuperarlos de la memoria principal. Los errores de caché pueden hacer que el procesador entre en un modo de "parar y arrancar" y hacer que la CPU quede inactiva durante varios ciclos de reloj mientras espera que se complete el acceso a la memoria. Normalmente, los procesadores sólo pueden manejar algunos de estos eventos antes de que se detengan y afecten la eficiencia y el rendimiento.
Un procesador tradicional puede detenerse debido a errores de caché.
Por el contrario, Gazzillion Misses permite que un procesador emita hasta 128 solicitudes de memoria simultáneamente. Esta capacidad reduce drásticamente el tiempo de inactividad del procesador a casi cero, ya que puede continuar realizando operaciones de procesamiento útiles mientras el sistema de almacenamiento procesa los errores anteriores. Al eliminar eficazmente la latencia de la memoria, la tecnología Gazzillion Misses garantiza que el procesador pueda admitir sistemas de memoria de gran ancho de banda sin demoras, incluso durante accesos a datos de larga latencia.
La tecnología es particularmente adecuada para el aprendizaje automático en centros de datos, donde el manejo eficiente de datos muy escasos es fundamental. La tecnología Gazzillion Misses permite a los SoC entregar dichos datos a los motores informáticos sin requerir grandes inversiones en silicio, optimizando el rendimiento y reduciendo costos.
Núcleo semidinámico con tecnología Gazzillion Misses.
Gazzillion Misses puede cambiar fundamentalmente la forma en que los sistemas procesan grandes cantidades de datos y acceden al almacenamiento, al tiempo que garantizan un alto rendimiento y eficiencia. Esta tecnología es una parte integral de la visión de Semidynamics de proporcionar un procesador IP RISC-V totalmente personalizable que se pueda adaptar rápidamente a los requisitos específicos de un proyecto, incluidas las características patentadas.
Nuevas herramientas para RISC-V
Semidynamics dice que su nueva IP puede ayudar a los diseñadores de RISC-V a lograr un mayor rendimiento y escalabilidad en sus sistemas. Con características arquitectónicas como la tecnología Gazzillion Misses y un subsistema de procesamiento altamente integrado, la IP de IA todo en uno de Semidynamics podría ser una solución útil para los diseñadores en el espacio de la computación de IA.
Todas las imágenes utilizadas son cortesía de Semidynamics.
[ad_2]
Deja una respuesta