[ad_1]
El almacenamiento LPDDR5 (Low Power Double Data Rate 5) es la opción de almacenamiento más poderosa para dispositivos móviles en la actualidad. Ofrece la misma alta velocidad que la DDR5 tradicional, pero sacrifica la densidad, la capacidad de actualización y la topología de doble canal de DDR5 por características que benefician a los dispositivos móviles, como: B. menor consumo de energía. La última versión del estándar, LPDDR5X, presentada por JDEC en junio de 2021, proporciona velocidad adicional y un consumo de energía incluso menor que el estándar LPDDR5.
Introspect Technology lanzó recientemente el analizador de protocolo modelo SV7M-LPDDR5PA, que proporciona verificación de cumplimiento, análisis integral y depuración en un sistema LPDDR5 en vivo.
SV7M-LPDDR5PA Analizador de protocolo LPDDR5
El analizador proporciona un sólido conjunto de herramientas para permitir el análisis de protocolos en el dispositivo a nivel de sistema del tráfico de memoria LPDDR5 y 5X, incluidos los buses de comando y datos. Al utilizar una placa de circuito interposer para brindar acceso a señales en un dispositivo activo, el SV7M-LPDDR5PA permite realizar pruebas en el mundo real con influencias ambientales mínimas.
Las limitaciones de LPDDR5 requieren una solución Creative Access
Las mejoras de rendimiento de LPDDR5 se logran no sólo en el chip de memoria, sino también en el diseño físico requerido del producto. Las versiones actuales de LPDDR5 deben colocarse y soldarse lo más cerca posible de la CPU. En un dispositivo móvil, la memoria suele estar soldada directamente a la CPU en una disposición de paquete sobre paquete (PoP).
Intercalador LPDDR5 para pruebas de sistemas en vivo
Con PoP, la CPU tiene bolas de soldadura BGA en la parte inferior y almohadillas de soldadura en la parte superior para acomodar el chip de memoria. Está soldado a la placa de circuito y el chip de memoria, también un BGA, está soldado a la parte superior de la CPU, lo que da como resultado una pila similar a un pastel de cumpleaños donde los pines del chip son inaccesibles fuera de las filas exteriores. Introspect resuelve el problema con una PCB intercaladora. El intercalador se encuentra encima de la CPU y el chip de memoria LPDDR5 se encuentra encima de la placa.
Características y beneficios clave
El SV7M-LPDDR5PA admite un canal completo, tanto de comando como de datos, de LPDDR5 y LPDDR5X a hasta 8700 megatransferencias por segundo (MT/s). Admite decodificación y análisis de captura de comandos para LPDDR4, LPDDR5, LPDDR5x y DDR5.
El diseño modular incluye cabezales de muestreo remotos (RHS) que se colocan cerca del dispositivo bajo prueba para proporcionar datos completos y captura de comandos. Estos cabezales de muestreo RSH cuentan con sondas activas con un ancho de banda de 10 GHz para los 32 canales, lo que proporciona mediciones de alto ancho de banda con pérdidas reducidas del intercalador. El analizador también presenta adquisición digital activada una sola vez en buses de comando y datos en paralelo con validación eléctrica y de protocolo simultánea utilizando el mismo RSH e intercalador.
Otras especificaciones notables del SV7M-LPDDR5PA incluyen 32 receptores diferenciales o de un solo extremo para cubrir un canal LPDDR5 completo (incluido el bus de comando y 16 pines de datos) y 12 pines GPIO para calibrar automáticamente todas las unidades RSH. El analizador puede activar cualquiera de los comandos ACT1, ACT2, CAS, DES, MPC y todos los comandos de la tabla de verdad LPDDR5.
Pruebas en sitio
DDR5 de bajo consumo está diseñado para aplicaciones donde el espacio y la energía son limitados, como: B. dispositivos móviles y ordenadores en el sector de la automoción. Por lo tanto, la mayoría de las implementaciones no están conectadas ni son modulares de ninguna manera. Además, las velocidades LPDDR5 requieren que los usuarios tengan extrema precaución al utilizar esta tecnología de memoria para evitar comprometer la integridad de la señal con el dispositivo de prueba. Estas condiciones hacen que el uso de sistemas de cables o enchufes intermedios sea poco práctico o imposible.
La placa de circuito interposer dirige todos los pines del chip directamente desde la CPU a la memoria, lo que reduce el riesgo de degradación de la señal. La placa de circuito intermedio capta todas las señales necesarias, que terminan con resistencias activas de punta de sonda. La placa dirige estas señales a conectores para cabezales de muestreo remotos, proporcionando acceso a los datos necesarios y a las líneas de control. El objetivo del sistema es ser una herramienta de análisis de alta calidad que tenga en cuenta tanto los requisitos de los componentes como las limitaciones de su entorno operativo.
Todas las imágenes utilizadas son cortesía de Introspect Technology.
[ad_2]