[ad_1]
El dispositivo puede alcanzar velocidades de hasta 12,5 Mbps en el modo de dispositivo de destino, presenta asignación dinámica de direcciones y es compatible con versiones anteriores de I2C.
Microchip ha lanzado una serie de microcontroladores PIC18-Q20. Estos chips avanzados están disponibles en configuraciones de 14 y 20 pines y cuentan con capacidad de E/S de voltaje múltiple. La compañía afirma que estos son los primeros microcontroladores de bajo número de pines con modo de orientación I3C.
En esta área, el PIC18-Q20 de Microchip afirma ser el microcontrolador de uso general líder en el mercado con esta novedosa interfaz. I3C utiliza un sistema de bus multipunto de dos cables que consta de un reloj y una línea de datos. Aunque sigue siendo compatible con los buses I2C, trae consigo una velocidad de transferencia de datos significativamente mayor.
El microcontrolador funciona exclusivamente en modo objetivo I3C. Cumple con una versión de la especificación I3C v1.0 llamada Especificación básica MIPI I3C 1.0. Este subconjunto no requiere regalías y tiene licencia según el acuerdo RAND-Z. Además, está equipado con las características innovadoras de I3C, como interrupciones dentro de banda, asignación dinámica de direcciones y la capacidad de unirse mientras está activo.
Una característica destacada del microcontrolador es su capacidad para operar su lógica central a un voltaje distinto al de la interfaz I3C. A modo de ejemplo, su capacidad de E/S de voltaje múltiple permite operaciones I3C en niveles de voltaje de 0,95 a 3,63.
Además de las características únicas mencionadas anteriormente, esta serie de microcontroladores está equipada con características estándar como memoria flash de programa de hasta 64 kilobytes, 4 kilobytes de SRAM, 256 bytes de datos EEPROM, ADC multicanal de 10 bits, pantalla táctil capacitiva. Detección y varios temporizadores.
Las características clave de la línea de productos de microcontroladores incluyen:
- Arquitectura RISC optimizada para compilador C
- Velocidad de funcionamiento: CC – entrada de reloj de 64 MHz
- Cuatro controladores DMA (Acceso directo a memoria):
- Capacidad de interrupción vectorial
- Pila de hardware de 128 niveles de profundidad
- Restablecimiento de encendido por baja corriente (POR)
- Temporizador de encendido configurable (PWRT)
- Restablecimiento de caída (BOR)
- Opción BOR de baja potencia (LPBOR).
- Temporizador de vigilancia con ventana (WWDT)
Actualmente, estos chips están disponibles en varios paquetes de montaje en superficie, así como en el clásico diseño PDIP de orificio pasante. Para más información, haga clic aquí.
[ad_2]